熱線:021-66110819,13564362870
Email:info@vizai.cn
熱線:021-66110819,13564362870
Email:info@vizai.cn
【摘要】:設(shè)計(jì)實(shí)現(xiàn)了集成信號(hào)處理電路的互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)神經(jīng)細(xì)胞信號(hào)記錄微電極陣列系統(tǒng)。首先,建立了電極-神經(jīng)細(xì)胞界面模型,通過解析推導(dǎo)及仿真揭示了采用電極記錄神經(jīng)細(xì)胞信號(hào)的一些結(jié)論,為設(shè)計(jì)良好的微電極陣列(MEA)提供了理論依據(jù)。其次,設(shè)計(jì)了新型的跨導(dǎo)運(yùn)算放大器(OTA),在較低的電源電壓和功率下,保持了合適的增益、電源抑制比(PSRR)、共模抑制比(CMRR)和較低的噪聲。再次,利用有源低頻抑制放大技術(shù),提出了一種系統(tǒng)拓?fù)浣Y(jié)構(gòu),彌補(bǔ)了傳統(tǒng)電容耦合放大結(jié)構(gòu)的缺點(diǎn)。所設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)的各項(xiàng)性能有較好的平衡性,為記錄神經(jīng)信號(hào)提供了有效的手段。